应用
* 为处理器、特定应用集成电路(ASIC)、现场可编程门阵列
* (FPGA)和射频(RF)芯片组供电
* 便携式仪器仪表和医疗设备
* 空间受限设备
概述
ADP5134集成两个高性能降压稳压器和两个低压差稳压器(LDO),采用24引脚、4 mm x 4 mm LFCSP封装。降压稳压器的高开关频率支持小型多层外部器件,并使电路板空间降至最小。当MODE引脚设置为高电平时,降压稳压器以强制脉冲宽度调制(PWM)模式工作。当MODE引脚设置为低电平时,如果负载高于预定义阈值,则降压稳压器以PWM模式工作;当负载电流降至预定义阈值以下时,稳压器以省电模式(PSM)工作,以便改善轻负载效率。
为降低输入电容要求,两个降压稳压器以错相工作。ADP5134 LDO稳压器的低静态电流、低压差和宽输入电压范围可延长便携式设备的电池使用时间。在频率高达10 kHz时,ADP5134 LDO稳压器能保持60 dB以上的电源抑制性能,而所需的电压裕量则很低(500 mV)。
ADP5134中的稳压器通过专用使能引脚激活。可调版本的默认输出电压可以在外部设置,固定电压版本的默认输出电压则可在工厂编程设置;预设值范围广泛。